四川大学期末考试试题(闭卷)
(2010-2011学年第1学期)
课程号: 304036030 课程名称: 计算机组成原理(A卷) 任课教师:何贤江 倪云竹 熊勇 郑成明 适用专业年级: 计算机 2008
学号:
姓名:
考试须知 四川大学学生参加由学校组织或由学校承办的各级各类考试,必须严格执行《四川大学考试工作管理办法》和《四川大学考场规则》。有考试违纪作弊行为的,一律按照《四川大学学生考试违纪作弊处罚条例》进行处理。 四川大学各级各类考试的监考人员,必须严格执行《四川大学考试工作管理办法》、《四川大学考场规则》和《四川大学监考人员职责》。有违反学校有关规定的,严格按照《四川大学教学事故认定及处理办法》进行处理。 题 号 得 分 阅卷教师 阅卷时间 一 二 三 四 五 六 七 八 卷面成绩 一、单项选择题(本大题共10小题,每小题2分,共20分)提示:在每小题列出的四个备选项中只有一个是符
合题目要求的,请将其代码填写在对应的括号内。错选、多选或未选均无分
1 2 3 4 5 6 7 8 9 10 1、已知:[X]补=11001011;[Y]补=01001110,则[X—Y]补=( )
A、01111101 B、101111101 C、负溢 D、正溢
2、堆栈指针SP的内容是( )
A、栈顶单元内容 B、栈底单元内容 C、栈顶单元地址 D、栈底单元地址
3、微程序控制中,机器指令和微程序的关系是( )
A、每条机器指令由一条微指令来执行。
B、每条机器指令由一段微指令编成的微程序来解释执行。 C、一条机器指令组成的程序可由一条微指令来执行。 D、一条微指令由若干条机器指令组成。
4、DMA响应是在( )
A、一条指令执行开始 B、一条指令执行中间
C、一个总线周期结束时 D、一条指令执行的任何时间
5、若使用双符号位,则发生正溢出的特征是:双符号位为( )。
A、00 B、01 C、10 D、11
6、在下述存储器中,CPU可以直接访问的存储器是( )。
A、磁鼓 B、磁盘 C、磁带 D、Cache
注:试题字迹务必清晰,书写工整。 本题4页,本页为第1页
教务处试题编号:
课程名称:
任课教师: 学号: 姓名:
------------------------------------------------------------------------------------------------------------------------
7、补码加法运算是指( )。
A、操作数用补码表示,连同符号位一起相加 B、操作数用补码表示,根据符号位决定实际操作 C、将操作数转化为原码后再相加
D、取操作数绝对直接相知,符号位单独处理
8、EPROM是指( )
A、只读存储器。 B、可编程只读存储器。 C、可擦写可编程只读存储器 D、电可改写只读存储器
9、微指令中控制字段的每一位是一个控制信号,这种微程序是( )的。
A、直接表示 B、间接表示 C、编码表示 D、混合表示
10、在哪种机器数形式中,零的表示形式是唯一的( )。
A、原码 B、补码 C、移码 D、反码
二、填空题(每空1分,共10分)。
1、已知[X]补=11001, [X/2]补= 。 2、CPU采用同步控制方式时,在组合逻辑控制器中,常使用_______,______,_____三级时序系统来提供定时信号。
3、若计算机系统设置两个寄存器实现对主存储器访问,这两个寄存器应为 和 。
4、动态存储器的刷新有_________ ,_________,__ ______三种方式。
5、在微程序控制器中,把全部微指令放一个高速存储器中,这个存储器被称为__ ______。
三、名词解释题(本大题共5小题,每小题4分,共20分),提示:解释每小题所给名词的含义,若解释正确则
给分,若解释错误则无分,若解释不准确或不全面,则酌情扣分。
1、规格化浮点数 2、接口 3、微程序 4、虚拟存储器 5、硬件中断
四.简答题(本大题共4小题,每小题5分,共20分)若回答正确则给分,若回答错误则无分,若回答不准确
本题4页,本页为第2页 教务处试题编号:
课程名称:
任课教师: 学号: 姓名:
------------------------------------------------------------------------------------------------------------------------ 或不全面,则酌情扣分。。
1、简要描述DMA方式数据传送过程。 2、简述微程序控制器的逻辑组成。
3、1100的海明码(分组采用偶校验)是多少?请写出过程。 4、说明并行加法器的进位链及其如何实现快速进位的。
五、应用题(本大题共3小题,每小题10分,共30分)。
1、已知:X=-13/16.,Y=11/16,用原码一位乘法求XY=?请写出过程。结果用原码表示。
2、 设计8Kx8位的存储器。其中随机读写区4Kx 8位,可选SRAM芯片为2Kx 4位;固化区4Kx 8 位,可选EPROM芯片为每片2Kx 8位。CPU给出地址线A15~A0,双向数据总线D7-D0,读写控制线 R/W(低电平为写),另有控制信号MREQ,低电平时允许存储器工作。存储芯片的控制信号有CS(低电平有效)和WE(低电平有效)。
1)所需SRAM芯片数=? 2)所需EPROM芯片数=?
3)全译码方式,在编址空间中随机读写区占最低4K,固化区占最高4K。写出地址分配与片选逻辑。 3)画出存储器逻辑图,并表明地址线、数据线、片选逻辑及读写控制线。
3、设一处理器的数据通路图如后所示,整个数据通路采用单向总线结构,寄存器采用独立寄存器结构。试根据此图
1)拟出MOV (R0 ) ,(R1)+ 指令的执行流程图(指令的第一个地址码是目的)。 3)给出源周期中ST0的操作时间表。
本题4页,本页为第3页 教务处试题编号:
课程名称:
任课教师: 学号: 姓名:
------------------------------------------------------------------------------------------------------------------------ 本题4页,本页为第4页 教务处试题编号:
因篇幅问题不能全部显示,请点此查看更多更全内容